Twoja przeglądarka nie obsługuje JavaScript!
Ucz się szybciej
Testy
Fiszki
Notatki
Zaloguj
Fiszki
SSP egz
Test w formie fiszek teścik
Ilość pytań:
35
Rozwiązywany:
2211 razy
Sterowanie przepływem w AMBA AXI wykorzystuje
handshake 4-fazowy w kanałach danych read i write a 2-fazowy w kanałach adresowych
handshake 2-fazowy w kanałach danych read i write a 4-fazowy w kanałach adresowych
handshake 4-fazowy we wszystkich kanałach
handshake 2-fazowy we wszystkich kanałach
handshake 4-fazowy we wszystkich kanałach
Magistrala AMBA AXI ma
4 kanały
2 kanały
3 kanały
5 kanałów
5 kanałów
Standardem synchronicznym transmisji sygnału akustycznego jest
SPDIF
I2S
PCI
I2C
I2S
Komórkę standardową możemy uznać za
blok programowalny
standard IEEE
blok soft IP
blok hard IP
blok hard IP
Bloki proceduralne
nie występują w VHDL
są ich 2 rodzaje w VHDL a jeden w Verilog
są ich 2 rodzaje w Verilog a jeden w VHDL
nie występują w Verilog
są ich 2 rodzaje w Verilog a jeden w VHDL
Dzięki kodowaniu BMC możliwe jest
zrealizowanie potoku
zwiększenie szybkości przesyłania
zmniejszenie linii przesyłowych
zwiększenie przepustowości
zmniejszenie linii przesyłowych
Wejście przerzutnika w stan metastabilny ma miejsce
przy przekroczeniu granicznego czasu narastania/opadania sygnału zegarowego
zawsze gdy dane zmienią się w okresie pomiędzy setup i hold time przerzutnika
przy przekroczeniu granicznego czasu narastania/opadania sygnału danych
ewentualnie gdy dane zmienią się w okresie pomiędzy setup i hold time przerzutnika
ewentualnie gdy dane zmienią się w okresie pomiędzy setup i hold time przerzutnika
Czas wychodzenia ze stanu metastabilnego
jest parametrem statycznym zależnym od technologii
jest parametrem statycznym niezależnym od technologii
jest stały i niezależny od technologii
jest stały w danej technologii
jest parametrem statycznym zależnym od technologii
Podstawową zaletą algorytmu dzielenia multiply&shift jest
duża dokładność
łatwość wyboru przybliżenia dzielnika
mała przepustowość
mała złożoność sprzętowa
mała złożoność sprzętowa
Najszybsze sprzętowe realizacje funkcji matematycznych to
wykorzsytanie procesorów DSP
wykorzsytanie LUT
wykorzsytanie operacji MAC
złożenie operacji dodawania i mnożenia
wykorzsytanie LUT
Najbardziej złożonym sprzętowo przeształceniem w układzie krytograficznym AES jest
AddRoundKey
SubBytes
ShiftRows
MixColumns
MixColumns
Rzowiązania w pełni potokowe stosujemy w układach kryptograficznych w standardzie AES gdy
często zmieniamy klucz i optymalizujemy ze względu na moc
często zmieniamy klucz i optymalizujemy ze względu na przepustowość
rzadko zmieniamy klucz i optymalizujemy ze względu na przepustowość
rzadko zmieniamy klucz i optymalizujemy ze względu na moc
często zmieniamy klucz i optymalizujemy ze względu na przepustowość
Algorytm Goldschmidta jest wykorzystywany do sprzętowego
przesuwania
dodawania
mnożenia
dzielenia
dzielenia
Wadą NoC jest
brak połączeń urządzeń point-to-point
brak możliwości pakietowego przesyłania danych
duży pobór mocy
mała przepustowość
duży pobór mocy
MAgistrala jest synchroniczna jeśli
jedną z linii jest sygnał zegarowy
dane są przesyłane synchronicznie z zegarem nadajnika
w przeysłanych sygnałach zakodowany jest zegar nadajnika
dane są przesyłane synchronicznie z zegarem odbiornika
jedną z linii jest sygnał zegarowy
W protokołach komunikacyjnych przesyłany magistralą sygnał sterujący wykorzystywany jest
do generacji sygnału zegarowego odbiornika
do synchronizacji z zegarem odbiornika
jako sygnał zegarowy przerzutnika przechwytującego dane w odbiorniku
jako sygnał zegarowy przerzutnika buforującego dane w nadajniku
jako sygnał zegarowy przerzutnika przechwytującego dane w odbiorniku
Zadaniem układu synchronizującego jest
zapobieganie propagacji stanu metastabilnego w odbiorniku
unikanie błędów synchronizacji
minimalizacja clockstew
dopasowanie do szybkości zegara odbiornika
zapobieganie propagacji stanu metastabilnego w odbiorniku
Najtrudniejszymi do implementacji sprzętowej układami data path są
układy przesuwające
układy sumujące
układy mnożące
układy dzielące
układy dzielące
Do podstawowych technik projektowania systemowego NIE należy
modelowanie na poziomie RTL
stosowanie wielopoziomowej abstrakcji
wspomaganie narzędziami komputerowymi
projektowanie hierarchiczne
modelowanie na poziomie RTL
W modelu na poziomie RTL komunikacja bazuje na
operacjach na portach
wywołaniach interfejsów
wywołaniach funkcji
wywołaniach podprogramów
operacjach na portach
Pokaż kolejne pytania
Powiązane tematy
Inne tryby
Nauka
Test
Powtórzenie