Pytania i odpowiedzi

SW

Zebrane pytania i odpowiedzi do zestawu. sw
Ilość pytań: 25 Rozwiązywany: 1319 razy
Pytanie 1
Procesor z rodziny ARM:
-posiada kilka rejestrow statusowych CPSR (Current Program Status Register) ???
-jest układem o zredukowanej liczbie rozkazów RISC (reduced Instruction Set Komputer)
Pytanie 2
Rejestry procesora zrealizowane sa w postaci:
przerzutników pamięci SRAM
Pytanie 3
Pamięci statyczne RAM (Static Random Access Memory)
-posiadają linie CS służąca do wyboru układu pamięci
-służą miedzy innymi do przechowywania tymczasowych wyników obliczeń
-charakteryzują się krótkim czasem dostępu i niewielkim poborem energii
Pytanie 4
Tryb pracy FIQ procesora ARM wykorzystywany jest w przypadku, gdy:
-zostanie zgłoszone przerwanie
Pytanie 5
Rejestr statusowy CPSR (Current Program Status Register) procesora ARM:
-umozliwia globalne wlaczenie przerwan FIQ
-umozliwia zmiane trypu pracy
-umożliwia globalne wylaczenie przerwan IRQ
Pytanie 6
Port komputera z wyjsciem typu otwarty dren:
-wymaga uzycia rezystora podciągającego
-jest wykorzystywany w interfejsie I2C
Pytanie 7
Mikroprocesor to układ cyfrowy:
Wyposazony w jedostke arytmetyczno-logiczna ALU
Wyposazony w magistrale do podlaczania pamieci oraz ukladow peryferyjnych
Wyposazony w rejestry konfiguracyje, adresowe, danych
Pytanie 8
Cechy architektury harwardzkiej:
Czesto stosowana w mikrokontrlerach jednoukladowych
Mozliwosc pracy rownoleglej jednoczesny odczyt danych z pamieci programu oraz danych
Pytanie 9
Pamieci statyczne RAM
Sluza do buforowania danych np bufory FIFO, LIFO
Sa zbudowane z przerzutnikow bistabilnych
Pytanie 10
Rejestr statusowy CPSR procesora ARM:
Umozliwia zmiane trybu pracy
Umozliwia globalne maskowanie przerwan FIQ ???
Zawiera informacje o biezacym trybie pracy thumb/ARM ???
Pytanie 11
Interfejs zgodny ze standardem EIA RS-232
Umozliwia realizacje transmisji szeregowej
Umozliwia realizacje transmisji w obu kierunkach jednoczesnie full-duplex
Pytanie 12
Ramka danych interfejso\u zgodnego ze standardem EIA RS-232 moze skladac sie z: 8 bitow danych
Podwojnego bita stopu
8 bitow danych
Pojedynczego bita stopu
Pytanie 13
Standard I2C:
Obsluge kilku urzadzen podrzednych
Umozliwia realizacje transmisji szeregowej
Pytanie 14
interfejs SPI:
Umozliwia realizacje transmisji multi-master-slave
Do transmisji potrzebuje przynajmniej trzy sygnaly(nie liczac sygnalu masy)
Umozliwia realizacje transmisji master slave
Pytanie 15
Standard USB:
Umozliwia dolaczenie do 127 urzadzena do magistrali
Umozliwia transmisje danych w trybie izochronicznym
Umozliwia automatyczna korelacje bledow
Umozliwia realizacje transmisji o szybkosci d o5 gb/s
Pytanie 16
Mikroprocesor to układ cyfrowy:
- komunikujący się z pamięciami oraz urządzeniami peryferyjnymi przy pomocy magistral
- wyposażony w magistralę adresową i danych
- obsługujący przerwania zewnętrzne i danych
Pytanie 17
Cechy architektury von Neumanna:
- rozkazy i dane przechowywane są w tej samej pamięci
- nie da się rozróżnić danych od rozkazów (instrukcji)
Pytanie 18
Tryb pracy Abort procesora ARM wykorzystywany jest w przypadku, gdy:
- podczas wystąpienia wyjątku związanego z dostępem do pamięci
Pytanie 19
Rejestr statusowy CPSR (Current Program Status Register) procesora ARM
- zawiera flagi statusu wykonanych operacji N, Z, C, V
- umożliwia globalne maskowanie przerwania FIQ
- zawiera informację o bieżącym trybie pracy Jazelle/ARM
Pytanie 20
Rejestry procesora:
- realizowane są w postaci przerzutników dwustanowych
- rejestry mapowane na przestrzeń pamięci przechowują ustawienia urządzeń peryferyjnych
- stanowią najwyższy szczebel w hierarchii pamięci (najszybszy dostęp)
Pytanie 21
Standard I2C:
- umożliwia realizację transmisji szeregowej
- umożliwia realizację transmisji w jednym kierunku w danym czasie (half-duplex)
Pytanie 22
Interfejs SPI (Serial Peripheral Interface):
- do transmisji potrzebuje przynajmniej trzy sygnały (nie licząc sygnału masy)
- umozliwia realizację transmisji master-multi-slave
- umożliwia obsługę kilku urządzeń podrzędnych
Pytanie 23
Interfejs zgodny ze standardem EIA RS-232:
- umożliwia realizację transmisji szeregowej
Pytanie 24
Ramka danych interfejsu zgodnego ze standardem EIA RS-232 może składać się z:
- pojedynczego bitu startu
- pojedynczego bitu stopu
- podwójnego bitu stopu
Pytanie 25
Standard USB (Universal Serial Bus)
- umożliwia dołączenie do 127 urządzeń do magistrali
- umożliwia automatyczną korekcję błędów
- umożliwia transmisję danych w trybie Low lub Full Speed

Powiązane tematy