Pytania i odpowiedzi

Systemy Wbudowane

Zebrane pytania i odpowiedzi do zestawu. SW polibuda
Ilość pytań: 16 Rozwiązywany: 1432 razy
Pytanie 1
Procesor z rodziny ARM:
-jest układem o zredukowanej liczbie rozkazow RISC (reduced Instruction Set Komputer)
Pytanie 2
Rejestry procesora zrealizowane sa w postaci:
-przerzutnikow pamieci SRAM
Pytanie 3
Rejestry procesora:
-stanowią najwyższy szczebel w hierarchii pamięci (najszybszy dostęp)
-realizowane są w postaci przerzutników dwustanowych
-rejestry mapowane na przestrzeń pamięci przechowują ustawienia urządzeń peryferyjnych
Pytanie 4
Pamieci statyczne RAM (Static Random Access Memory)
-sluza miedzy innymi do przechowywania tymczasowych wynikow obliczen
-charakteryzuja się krotkim czasem dostępu i niewielkim poborem energii
-posiadaja linie CS służąca do wyboru układu pamieci
-Sluza do buforowania danych np bufory FIFO, LIFO
-Sa zbudowane z przerzutnikow bistabilnych
Pytanie 5
Mikroprocesor to układ cyfrowy:
-Wyposazony w jedostke arytmetyczno-logiczna ALU
-Wyposazony w magistrale do podlaczania pamieci oraz ukladow peryferyjnych
-Wyposazony w rejestry konfiguracyje, adresowe, danych
-wyposażony w magistralę adresową i danych
-obsługujący przerwania zewnętrzne i danych
-komunikujący się z pamięciami oraz urządzeniami peryferyjnymi przy pomocy magistral
Pytanie 6
Tryb pracy FIQ procesora ARM wykorzystywany jest w przypadku, gdy:
-zostanie zgloszone przerwanie
Pytanie 7
Rejestr statusowy CPSR (Current Program Status Register) procesora ARM:
-umozliwia globalne wylaczenie przerwan IRQ
-umozliwia globalne wlaczenie przerwan FIQ
-umozliwia zmiane trypu pracy
-Zawiera informacje o biezacym trybie pracy xxx/ARM
-Umozliwia globalne maskowanie przerwan FIQ
-zawiera flagi statusu wykonanych operacji N, Z, C, V
Pytanie 8
Tryb pracy Abort procesora ARM wykorzystywany jest w przypadku, gdy:
-podczas wystąpienia wyjątku związanego z dostępem do pamięci
Pytanie 9
Cechy architektury harwardzkiej:
-Mozliwosc pracy rownoleglej i jednoczesny odczyt danych z pamieci programu oraz danych
-Czesto stosowana w mikrokontrlerach jednoukladowych
Pytanie 10
Cechy architektury von Neumanna:
-rozkazy i dane przechowywane są w tej samej pamięci
-nie da się rozróżnić danych od rozkazów (instrukcji)
Pytanie 11
Interfejs zgodny ze standardem EIA RS-232
-Umozliwia realizacje transmisji szeregowej
-Umozliwia realizacje transmisji w obu kierunkach jednoczesnie full0-duplex
-umożliwia realizację transmisji w jednym kierunku w danym czasie (half-duplex)
-umożliwia obsługę kilku urządzeń podrzędnych
Pytanie 12
Ramka danych interfejsu zgodnego ze standardem EIA RS-232 moze skladac sie z:
-pojedynczego bitu startu
-8 bitow danych
-Pojedynczego bita stopu
-Podwojnego bita stopu
Pytanie 13
Port komputera z wyjsciem typu otwarty dren:
-wymaga uzycia rezystora podciągającego
-jest wykorzystywany w interfejsie I2C
Pytanie 14
Standard I2C:
-Umozliwia realizacje transmisji szeregowej
-Obsluge kilku urzadzen podrzednych
-umożliwia realizację transmisji w jednym kierunku w danym czasie (half-duplex)
Pytanie 15
Interfejs SPI:
-Umozliwia realizacje transmisji master slave
-Umozliwia realizacje transmisji master multi slave
-Do transmisji potrzebuje przynajmniej trzy sygnaly(nie liczac sygnalu masy)
-umożliwia obsługę kilku urządzeń podrzędnych
Pytanie 16
Standard USB:
-Umozliwia dolaczenie do 127 urzadzena do magistrali
-Umozliwia automatyczna korelacje bledow
-Umozliwia transmisje danych w trybie izochronicznym
-Umozliwia realizacje transmisji o szybkosci do 5 gb/s- umożliwia transmisję danych w trybie Low lub Full Speed
-umożliwia realizację transmisji różnicowej

Powiązane tematy